16-12-2023, 9:12
(14-12-2023, 10:10)SP9LVZ napisał(a): Równoważnie układu kształtowania sygnału heterodyny i poziomy polaryzacji bias SD5000 robiłem na minimum poziomu drugiej harmonicznej heterodyny.
A próbowałeś może jaka jest różnica między manualnie dostrojonym BIASem, a teoretyczną dla CMOS "połową zasilania"? Może nie trzeba aż tak precyzyjnie polaryzować wejścia.
Z drugiej strony zastanawiam się, czy zastosowanie 4 pojedynczych kluczy (zamiast 4 w jednej obudowie) plus odpowiedni layout, nie dałoby lepszej symetryczności.
Pozdrawiam,
Paweł

